Вычислительные машины, системы и сети / ДО 2017
О курсе
Основной целью курса является ознакомление с основными принципам построения, функционирования и использования современных средств вычислительной техники, а также получат практические навыки программирования микро-ЭВМ с помощью языка ассемблера и машинных кодов. Курс предназначен для обучающихся по направлению 15.03.04 «Автоматизация технологических процессов и производств». Данная дисциплина изучается в 6 семестре.
Результаты обучения
В результате изучения данной дисциплины студент должен иметь представление:
- об архитектуре современных ЭВМ и микропроцессорных комплексов;
- о базовых принципах построения средств вычислительной техники;
- об основных компонентах аппаратного строения микро- и мини ЭВМ;
- об архитектуре процессора, строении памяти и об организации и структуре систем ввода-вывода;
- об машинном уровне программирования микро- и мини ЭВМ;
знать:
- структуры процессора Intel 8086;
- базовые устройства современных вычислительных машин;
- устройства ввода-вывода и периферийные устройства;
- набор команд процессора серии Intel i8086;
уметь:
- использовать нормативные правовые документы в своей деятельности;
- использовать основные технологии передачи информации в среде локальных сетей, сети Internet
- подготавливать, транслировать, компилировать и производить отладку на языке Assembler;
приобрести навыки:
- чтения структурных схем устройств ЭВМ и машины в целом;
- программирование на языках ассемблера и машинных кодов;
- применения полученных знаний при разработке САУ на базе микро-ЭВМ и микропроцессорных комплексов БИС.
Образовательная программа (ООП/ДОП)
15.03.04 Автоматизация технологических процессов и производств
Программа курса
1. Раздел 1. Основные понятия вычислительной техники, характеристики, классификация ЭВМ
- Тема 1. Основные понятия вычислительной техники и принципы построения вычислительных машин
- Тема 2. Функциональная и структурная организация ЭВМ
- Тема 3. Основные характеристики и параметры вычислительных машин
2. Раздел 2. Организация процессоров
- Тема 4. Однопроцессорные архитектуры ЭВМ
- Тема 5. Функциональная и структурная организация центрального процессора эвм
- Тема 6. Многопроцессорные и многомашинные вычислительные системы
3. Раздел 3. Принципы организации подсистемы памяти ЭВМ и ВС
- Тема 7. Иерархическая структура памяти,стек, кэш-пямять
- Тема 8. Принципы организации оперативной памяти
4. Раздел 4. Интерфейсы ПУ, устройства хранения данных
- Тема 9. Интерфейсы для подключения периферийных устройств
- Тема 10. Устройства хранения данных
5. Раздел 5. Вычислительные сети
- Тема 11. Локальные вычислительные сети
- Тема 12. Глобальные вычислительные сети
Длительность курса, количественные характеристики, форма аттестации
Продолжительность курса – 17 недель. Трудоемкость освоения курса – 180 часов. Трудоемкость курса – 5 зачётных единиц.
Форма контроля- экзамен
Автор(ы) курса
Copyright © 2020.
Томский политехнический университет. Все права защищены
Tomsk Polytechnic University, All rights reserved.
- Учитель: Мыцко Евгений Алексеевич
- Учитель: Паньшин Геннадий Леонидович